以文本方式查看主题 - 曙海教育集团论坛 (http://sun4.cn/bbs/index.asp) -- FPGA高级 (http://sun4.cn/bbs/list.asp?boardid=26) ---- 容错系统中的自校验技术及实现方法 (http://sun4.cn/bbs/dispbbs.asp?boardid=26&id=1556) |
-- 作者:wangxinxin -- 发布时间:2010-11-20 9:47:41 -- 容错系统中的自校验技术及实现方法 2.3 互补逻辑网络 利用互补逻辑也可以构成自校验电路,如果某一逻辑网络其输入输出关系为 2.4 交织逻辑网络 交织逻辑网络是基于自对偶函数的自校验逻辑网络。一个二进制变量是交替的,记作 对任意一个开关函数 3 自校验网络实现方法 对于一些比较简单的应用场合,利用数字逻辑方法进行设计,使用SSI及MSI集成电路即可方便地构成自校验网络。但实际容错系统非常复杂,涉及大量逻辑设计,若仍采用传统的数字逻辑设计方法,不仅工作量大、容易出差错,而且修改和功能仿真都不方便。使用电子设计硬件描述语言VHDL(或Verilog HDL对电路功能进行描述,用FPGA或CPLD器件实现自校验网络是比较现实的,对于大批量生产,可将VHDL描述的电路送半导体器件厂进行批量生产,VHDL硬件描述语言实现自校验网络的步骤如下: ①建立自校验网络的功能模型。对系统的输入/输出、状态转换、信号传递等进行详细的说明。 ②用VHDL语言或Verilog HDL语言对电路功能进行描述。对复杂系统可采用撟陨隙聰的设计方法,将系统分解成不同层次的、功能较简单的模块,利用VHDL语言对系统功能进行分层描述,减少系统描述造成的错误。 ③对不同层次的模块进行功能仿真,以检验各模块设计的正确性,最后对整个系统进行功能仿真,及早排除系统设计中的错误。 ④用VHDL或Verilog HDL综合编译器对设计好的系统进行编译,经过逻辑化简及综合布线,生成可对FPG A或CPLD编程的数据文件。 ⑤将数据文件通过编程器写入FPGA或CPLD,进行实际测试,若测试数据满足设计要求,则开发工作完成;否则,转①重新进行检查和设计。 采用自校验技术后,可有效地提高容错系统的可靠性,随着集成电路技术的飞速发展,可将一些自校验功能模块进行封装,作为标准单元使用,在模块级上提高容错系统的可靠性。采用高级语言和FPGA或CPLD开发容错系统具有重要的现实意义,可有效缩短开发周期,降低开发成本,提高系统可靠性,应在工程设计中加以推广应
设组合逻辑网络正确输入矢量为 由上面集合之间的关系我们可以看出,对于无故障组合网络的正确输入,其输出应落入正确输出空间 2 自校验网络的结构 自校验网络具有在无任何外加激励的情况下能自动检测其内部是否存在故障,这些故障或是永久性的或是暂时性的。设计自校验网络的主要技术有检错编码技术,基于自对偶函数的交替逻辑技术(交织逻辑技术),基于对偶函数的互补逻辑技术,还有基于多值逻辑的实现方法,下面我们主要讨论一些实用的实现方法。 2.1 双轨码校验器 双轨码校验器的原理图如图3所示。 输入矢量为 利用双轨码校验器的上述特点,设计一对偶组合逻辑网络,使其输出向量 2.2 可分码校验器 可分码校验器的结构如图4所示。校验器的输入矢量为 |