程目标:
通过该课程的学习,学员应能够对SF&VCS原理以及机制有所了解;对于该系统管理有一个系统的了解和把握,掌握基本的分析步骤和方法以及相应的工具。
课程大纲:
主题
|
内容
|
Cadence-ORCAD-Capture-CIS环境介绍及原理图库的建立
|
创建工程,创建元件库
分裂元件的制作方法,加入元件库(练习)
|
Cadence-ORCAD-Capture-CIS原理图绘制
|
放置元件,同一个页面内建立电气互连
总线的使用方法,对原理图中对象的基本操作,
如何添加footprint属性,生成网表(练习)
|
Cadence-allegro封装库的架构介绍与建立封装库
|
Allegro-PCB界面的介绍
Allegro-PCB 封装设计理念
Allegro-PCB SMD与DIP封装的建立
(练习)
|
Cadence –allegro设计界面的设置与基本操作
|
Allegro-PCB 基本操作
(练习)
|
Cadence –allegro高级操作
|
Allegro-PCB 规则管理器介绍
(练习)
|
Cadence –allegro样例操作1
|
网口、USB的设计规则、操作与分析
(练习)
|
Cadence –allegro样例操作2
|
DDR3的设计规则、操作与分析
(练习)
|
Cadence –allegro工程文件的输出
|
设计文件的输出规范
(练习)
Cadence后仿真信号完整性介绍
|
以上课程可以根据客户实际情况进行灵活调整。